Au sein du site SAFRAN ELECTRONICS & DEFENSE de Cesson-Sévigné et du pôle Field-Programmable Gate Array (FPGA), vous avez pour principale mission l'étude d'un crypto processeur.
Vous serez amené-e à mener plusieurs phases :
I. Phase d'initialisation : état de l'art sur la technologie utilisée, étude des algorithmes cryptographiques utilisés et revue des spécifications de la plateforme.
II. Phase de conception : définition de l'architecture de la solution cryptographique à intégrer, sélection des algorithmes cryptographiques selon les cas d'usage et planification des étapes de développement et des tests à réaliser.
III. Phase de développement : implémentation du cœur cryptographique, intégration des fonctions identifiées et développement d'un banc de test de mesure de performance.
IV. Phase de validation et optimisation : tests approfondis des performances (latence, débit, conso énergie), analyse des résultats obtenus et optimisation des performances.
V. Phase de finalisation : rédaction du rapport, présentation aux équipes et proposition d'amélioration.
Actuellement en formation de niveau BAC+5 en électronique orienté cybersécurité, vous êtes à la recherche d'un stage de fin d'études (PFE) d'une durée de 6 mois dans un contexte industriel.
Vous êtes à l'aise avec les mathématiques ?
Vous maîtrisez les langages suivants : C/Python/System Verilog ?
Vous avez une appétence pour l'électronique numérique, la programmation et la cybersécurité ?
N'hésitez plus, rejoignez Safran !