Ce stage abordera les différentes étapes de développement d’un nouveau bloc IP numérique :
Une étude de fonctions de filtre temporel de compensation de mouvement (MCTF) ;
Une réflexion sur l’architecture des blocs à concevoir ;
Une réflexion sur l’intégration de ces nouveaux blocs dans la solution existante ;
L’écriture en VHDL/SystemVerilog des blocs ;
L’écriture de tests unitaires en SystemVerilog et C++ pour la vérification du bloc ;
La simulation du filtre et de l’encodeur en chaîne complète ;
La synthèse ASIC et l’analyse de l’impact en surface, fréquence et consommation.
Ce stage sera réalisé en étroite collaboration avec le stage software intitulé « Implémentation d’un filtre temporel de compensation du mouvement dans un encodeur vidéo ».
Nous recherchons des étudiant(e)s en dernière année d’école d’ingénieurs spécialisation microélectronique numérique intéressé(e)s par l’encodage vidéo et les systèmes sur puce.
Bonne connaissance du langage VHDL ou SystemVerilog ;
Développement en langage C/C++ souhaitable ;
L’utilisation de git est un plus.
Une forte appétence pour le domaine de la vidéo numérique ? Nous avons beaucoup à nous apporter mutuellement alors postulez pour nous rejoindre !
INFORMATIONS PRATIQUES
Stage basé à Montbonnot-Saint-Martin (Inovallée) accessible avec le bus C1.
Rémunération : 1.200 € bruts mensuels + chèques déjeuners 9,5 €/jour avec prise en charge de 60% par l’employeur + remboursement 50% des transports en commun.
Ces entreprises recrutent aussi au poste de “Ingénierie matérielle”.