Stagiaire Ingénieur.e R&D algorithme de synchronisation F/H

Stage
Les Ulis
Salaire : Non spécifié
Télétravail non autorisé
Éducation : Bac +5 / Master
Postuler

Safran Electronics & Defense
Safran Electronics & Defense

Cette offre vous tente ?

Postuler
Questions et réponses sur l'offre

Le poste

Descriptif du poste

Safran Data Systems, entité du groupe Safran, conçoit et fabrique une large gamme de produits et solutions dans les domaines de la télémesure bord & sol, du traitement embarqué de l'information, de l'acquisition et enregistrement de données, du contrôle satellite et de la télédétection.

Safran Data System (SDS) emploie plus de 700 salariés répartis en France (Les Ulis, Colombelles et Arcachon), en Allemagne et aux États-Unis.

La division Space & Communication (S&C) est spécialisée dans la maîtrise des télécommunications satellites et explorations spatiales au service de prestigieux partenaires comme l'ESA, la NASA, le CNES ou la JAXA en maîtrisant les liens Hyperfréquences (Antenne Satellite et Chaînes d'émissions/réception Hyper) ou encore des Modems Haut Débit pour l'imagerie spatiale et le contrôle satellite.

Dans le cadre de ses activités de recherche centrées sur les liaisons de données optiques spatiales, SDS propose à un.e étudiant.e un stage de dernière année de master afin d'étudier l'implémentation d'un nouvel algorithme d'égalisation sur sa plateforme FPGA embarquée dans un récepteur haut débit .

A ce titre, vous serez amené.e à parcourir l'état de l'art sur cette thématique, puis à comprendre une première implémentation Matlab de l'algorithme visé, pour finalement l'implémenter sur cible FPGA . Une implémentation C puis synthèse HLS pourra également être envisagée

Au cours de votre stage, vos missions principales seront les suivantes :

- Comprendre le fonctionnement de la chaine de réception
* Comprendre le code Matlab à implémenter sur cible
- Analyser et raffiner l'algorithme en fonction de contraintes fixes (Horloge FPGA, parallélisation amont, échantillonneur choisi, quantification, …)
* Application sur cible (connaissances en FPGA et en VHDL nécessaires).
- Mesurer les performances sur banc optique représentatif de la liaison Trans atmosphérique


Profil recherché

Vous préparez une dernière année de diplôme d'ingénieur ou de master (IMT Atlantique, Supelec, ENSEIRB,...).

Vous maitrisez les technologies FPGA, le langage VHDL et Matlab.
Si vous êtes à l'aise avec le langage C/C++ et/ou des connaissances générales en communication numérique, c'est un plus.

Vous êtes curieux.se et consciencieux.se dans votre travail et organisé.e dans votre code.

Envie d’en savoir plus ?

D’autres offres vous correspondent !

Ces entreprises recrutent aussi au poste de “Ingénierie R&D”.

Voir toutes les offres
Postuler